# Berlekamp-Massey 알고리즘을 이용한 소형 Reed-Solomon 디코우더의 아키텍쳐 설계 

전 우 형•송 넉 운"

## 요 약

본 논문에서는 소쳥 RS (Reed-Solomon) 디코우터의 갸율적인 하드예어 아키텍쳐룔 제안하였다. 전체 아키택쳐는 3탄 파 이프라인 구조를 택하였으며, 디코우딩 연산시, 애러위치다항식은 BMA(Berlekamp-Massey algorithm)에 의한 fast-iteration 방식으로 구하였으며, 계산의 복잡성이 요구되는 신드롬연산 부분은 ROM 테이블율 이용해서 병렬로 수행하고, 애러위치 다 항식의 근욜 구하는 부분은 Chein search 알고리즘을 응용한 방법을 ROM을 채택하여 계산하였다. 제안된 디코우더로 3심 볼 랜덤에러정정을 수행하며, 시스템클록 25 MHz 를 사용하여 124 Mbps 의 디코우덩 데이타율을 가짐을 확인할수 있었다.

# Architecture design of small Reed-Solomon decoder by Berlekamp-Massey algorithm 

Woo-Hyung Chun ${ }^{\dagger} \cdot$ Nag-Un Song ${ }^{\dagger \dagger}$


#### Abstract

In this paper, the efficient architecture of small Reed-solomon architecture is suggested. Here, 3-stage pipeline is adopted. In decoding, error-location polynomials are obtained by BMA using fast iteration method, and syndrome polynomials, where calculation complexity is required, are obtained by parallel calculation using ROM table, and the roots of error location polynomial are calculated by ROM table using Chein search algorithm In the suggested decoder, it is confirmed that 3 symbol random errors can be corrected and 124 Mbps decoding rate is obtained using 25 Mhz system clock.


## 1. 서 舆

현재 무선퉁신의 상용화가 급속허 이루어짐에 따라 이에 관련된 이동통신 및 네트워크에 관한 연구가 활 발히 이루어지고 있다. 한편 이률 통한 각중 정보화 데이터, 즉, 오디오, 비디오 둥의 각종 데이터의 신뢰성 있는 처리가 매우 중요하계 되었다. 이중 비디오서비 스롤 하기 위해서는 효욜적인 소스코딩 뿐만이 아니라

[^0]연집에러(burst error)에 강하며, 비트율이 높은 채널 코딩이 필요하게 된다. 이러한 연집에러에 강한 채널 코딩으로서 대표적인 것이 RS 코우드이며 이는 각중 $\mathrm{CD}, \mathrm{DAT}, \mathrm{VTR}, \mathrm{TV}$ 등 가전제품과 위성 및 이동통 신 둥에 널리 쓰이고 있다[1-3].
RS 코우드의 디코우딩방식은 크개 주표수영역(FD : frequency domain)과 시간영역(TD : time domain)에서 의 디코우딩으로 나늘수 있다. 이에 관하여 Clark[1]에 의한 정의가 있으며, 이후 Blahut[2,4]는 시간영역에서 의 디코우딩을 'Transform decoding without transform' 으로 칭하여 앞서와는 달리 정의하여 진행하였다. 일

반적으로 주파수 영역에서의 디코우딩방식은 낮은 연 산의 복잡성이 요구되는 곳에 유리하고, 시간영역에서 의 디코우딩방식은 낮은 제어/통신의 복잡성이 요구되 는 곳에 보다 유리한 것으로 알려져 있다. 그러나 속 도와 면적의 측면에서 TD 디코우딩 방식이 보다 유리 한 것으로 알려지고 있다[5,6].

RS 코우드의 디코우딩 단계는 신드롬을 계산하는 부분, 에러위치 다항식을 구하는 부분, 이의 근과 에러 값올 구하고 부분, 그리고 이플 정정하는 부분으로 나 눌수 있다. Clark[1]에 의하면 시간영역에서의 디코우 딤의 경우, 에러크기의 연산이 더 필요하게 된다. 한편, 이중 에러위치 다항식을 구하는 방법에는 BMA[7], MEA(Modified Euclid's algorithm)[8], Reed의 연속된 fraction에 근거한 방법[9] 둥이 있으며 이들은 거의 같 은 정도의 계산상 복잡성을 가진 젓으로 알려져 있다.

에러다항식을 구하는 방법중에서, 표준적인 마트릭 스 역변환방법이외에 다양한 방법이 제안되었다. BMA 방법의 경우, 효율적인 고속 반복방법이 적용되었으며, 연산상의 나눗셈을 줄이는 방법 둥이 제안되었다[10, 11]. 한편, 이 BMA 적용에서 연산양 및 속도를 줄이 는 것이 중요한 연구점이 되었으며, Blahut의 시간영역 디코우덩의 정의를 이용한 가변적인 디코우덩이 가능 한 구조[12], 변형된 BMA 와 파이프라인 구조[13], 면 적과 속도 측면에서 개선된 구조[14, 15] 등이 제안되었 다. BMA 보다 후에 제안된 EA (Euclid algorithm)의 경 우, GCD (greatest common division) 개념을 통하여 관 련 식올 구하며 이 과정 중에서의 나눗셈 등율 개선하는 변형된 MEA 알고리즘이 제안되었으며, 아울러 이의 아키텍쳐 설계에 관한 많은 연구가 있다[4, 16-19].

본 논문에서는 비교적 적은 비트를 사용하여 이의 속도개선을 위한 RS 디코우더의 구조를 제안하였다. 이에서 Clark[1]에 의한 시간영역예서의 연산방법을 사 용하였으며, 에러위치 다항식을 구하는데 있어서 정정 가능한 에러의 수가 많은 경우에 비교적 효율이 높으 며 고속반복 연산에 유리한 알고리즘인 BMA 방식을 사융하였다. 또한, 디코우당 데이터처리속도를 높이기 위하여, 파이프라인단을 사용하여 쓰루풋을 항상시켰 으며, 신드롬과 에러의 연산부위에 속도와 회로의 복 잡도 둥을 고려한 ROM 을 채택한 구조를 제안하였다.

이률 위한 본 논문은 다음과 같이 구성되었다. 2 장 에서 일반적인 RS 인코우딩 알고리즘과 디코우당 알 고리즘에 대한 배경욜 서술하였고, 3 장에서 제안된 하

드웨어 아키텍쳐에 관해서 서술하였으며, 4장예서 모 의실험 및 결과를 통해서 제안된 하트웨어 아키택쳐의 성능을 실험하였고, 5 장예서 결론을 기술하였다.

## 2. 기톤 이튼

### 2.1 RS 인쿄우딩 알고리즘

RS 코우드심볼은 Galois field, $G F\left(2^{m}\right)$ 에 속하는 원소이다. 일반적인 RS 코우드는 $(\mathrm{n}, \mathrm{k}, \mathrm{t})(\mathrm{n}$ : 코우드워 드 질이 싸이즈, k : 정보길이 싸이즈, $\mathrm{t}:$ 에러정정능 력)로 표현된다. 코우드는 콘대 t 심볼에러률 정정할수 있으며 여기서 $\mathrm{t}=(\mathrm{n}-\mathrm{k}) / 2$ 가 되게 된다. RS 코우드는 코우드워드 다항식 $\mathrm{c}(\mathrm{x})$ (차수 : $\mathrm{n}-1$ ), 정보다항식 $\mathrm{d}(\mathrm{x})$ (차수: $k-1$ ), 생성다항식 $g(x)($ 차수 : $n-k)$ 와 패리티체 크용 $x^{2 t}($ 차수 $: 2 t)$ 로 구성되어있다. 일반적으로 생성 다항식 $\mathrm{g}(\mathrm{x})$ 는 다음과 같다.

$$
\begin{equation*}
g(x)=\left(x+\beta^{j_{0}}\right)\left(x+\beta^{j_{0}+1}\right) \cdots\left(x+\beta^{j_{0}+2 t-1}\right) \tag{1}
\end{equation*}
$$

여기에서, $j_{0}$ 는 오프냇항이고 t 는 에러정정능력이 다. 이제 주된 정보다항식과 생성다항식을 위한 보조 방정식은 다음과 같다.

$$
\begin{equation*}
d(x)=d_{k-1} x^{k-1}+d_{k-2} x^{k-2}+\cdots+d_{1} x+d_{0} \tag{2}
\end{equation*}
$$

$$
\begin{align*}
n(x) & =R_{g(x)}\left[x^{j_{3}} d(x)\right] \\
& =c_{n-k-1} x^{n-k-1}+\cdots+c_{1} x^{1}+c_{0}  \tag{3}\\
& =r_{n-k-1} x^{n-k-1}+\cdots+r_{1} x^{1}+r_{0}
\end{align*}
$$

이를 아래 식에 대입하여 전달쿄우드를 생성한다. 즉, 정보다항식 $\mathrm{d}(\mathrm{x})$ 가 RS 인코우더롤 퉁해서 전송된 후 패리티체크 심볼들이 전송되어져 코우드워드 다항 식 $c(x)$ 가 생성된다.

$$
\begin{align*}
c(x)= & x^{2 t} d(x)-x(x)  \tag{4}\\
= & c_{n-1} x^{n-1}+c_{n-2} x^{n-2} \\
& +\cdots+c_{1} x^{1}+c_{0}
\end{align*}
$$

## 22 RS 디쿄우딩 알고리즘

전송된 코우드블록 $\mathrm{c}(\mathrm{x})$ 는 채널에 의한 잡음의 간섭 을 밭게 된다. 전솧받은 다항식 $\mathrm{R}(\mathrm{x})$ 는 $\mathrm{c}(\mathrm{x})$ 와 에러다 항식 $\mathrm{e}(\mathrm{x})$ 에 의해서 다음과 같이 표혈뒬수 있다.

$$
\begin{align*}
R(x) & =c(x)+e(x) \\
& =R_{n-1} x^{n-1}+\cdots+R_{1} x+R_{0} \tag{5-1}
\end{align*}
$$

여기에서 에러는 에러위치 $x^{j_{k}}$ 와 에러크기 $e_{j_{k}}$ 로 다옴 식과 같이 얻어진다.

$$
\begin{equation*}
e(x)=\sum_{k=1}^{k} e_{j} x^{j_{k}} \tag{5-2}
\end{equation*}
$$

이들로부터 RS 디코우덩의 각 과정, 즉, 신드롬, 에 러위치 다항식, 에러의 근과 크기, 에러정정의 연산이 연속적으로 이루어진다[2,3].

### 2.2.1 신드롬 계수와 다항식을 계산하는 부분

첫번쪠인 신드롬다항식 $\mathrm{S}(\mathrm{x})$ 의 연산에서는 먼저 신 드롬계수 $\mathrm{S}_{\mathrm{j}}$ 블 구한후 이를 다음 식에 대입하여 구한다.

$$
\begin{align*}
S_{j} & =R\left(\alpha^{j}\right)  \tag{6-1}\\
S(x) & =\sum_{j=0}^{2 j 1} S_{j} x^{j} \tag{6-2}
\end{align*}
$$

2.2.2 얘러위치 다항식과 에러의 근과 크기의 계산 이졔 $r=1, \ldots, 2 t$ 에 대하여 신드롬이 주어졌을 때, 에러위치 다항식 $\sigma^{(2 t)}(x)$ 는 다음 조건올 만족하는 최 소차수의 다항식이 된다.

$$
\begin{align*}
& S_{r}+\sum_{j}^{1} \sigma_{j}^{(2 t)} S_{r-j}=0  \tag{7}\\
& r=l_{2 t+1}, \ldots, 2 t \text { \& } \sigma^{(2 t)}=1
\end{align*}
$$

이 $\sigma^{(2 t)}(x)$ 률 구하기 위해 채택한 BMA 연산은 다음 과 같다[2].

Initialization : $\quad \sigma^{(0)}(x)=1, \quad b^{(0)}(x)=1, \quad l_{0}=0$ For $r=1: 2 t$,
$d_{r}=\sum_{i=1}^{1+1} \sigma_{i}{ }^{(r-1)} S_{r-i}$
$\delta_{r}=\left\{\begin{array}{lc}1 & \text { if } d_{r} \neq 0,2 l_{r-1} \leq r \\ 0 & \text { otherwise }\end{array}\right.$
$l_{r}=\delta_{r}\left(r-l_{r-1}\right)+\left(1-\delta_{r}\right) l_{r-1}$
$\binom{\sigma^{(r)}(x)}{b^{(r)}(x)}=\left(\begin{array}{cc}1 & -d_{r} x \\ d_{r}^{-1} \delta_{r} & \left(1-\delta_{\gamma}\right) x\end{array}\right)\binom{\sigma^{(r-1)}(x)}{b^{(r-1)}(x)}$
이제 이률 이진 BCH 코우드에 한정적으로 적용하여 고속반뷱법을 적용할수 있다[2,3]. 요약하면 이는, 앞의 식 (8)에서, $r$ 의 값이 우수인 경우 $d_{r}=0$ 가 되고 $r$ 의 값이 기수인 경우 다음식으로 얻어진다.
$\binom{a^{(r)}(x)}{b^{(r)}(x)}=\left(\begin{array}{cc}1 & -d_{r} x^{2} \\ d_{r}^{-1} \delta_{r}\left(1-\delta_{r}\right) x^{2}\end{array}\right)\binom{\sigma^{(r-2)}(x)}{b^{(r-2)}(x)}$
이제 에러룰 정정하기 위하여 위치와 크기값을 결정 해야한다. 이를 위한 예러연산 방정식은 다음과 같다.

$$
\begin{equation*}
\sigma(x) S(x) \equiv Q(x) \bmod x^{2 t} \tag{10}
\end{equation*}
$$

$$
\Omega(x) \text { : 에러연산 다항식 }
$$

이 경우 앞의 식 (10)의 $\alpha(x)=0$ 롤 만족하는 에러위 치 다항식의 근을 Chien search방식에 의하여 구하며 이의 역수로부터 에러위칠⿱ㄹ 구한다. 한편, 에러크기는 Forney 알고리즘에 의하여 구하며, 에러위치 다항식의 근이 $x=\beta_{1}^{-1}$ 일 때, 이는 다음 식과 같다.

$$
\begin{equation*}
e_{l}=\beta_{l}^{-1} \Omega\left(\beta_{l}^{-1}\right) / \prod_{j=l}\left(1-\beta_{j} \beta_{l}^{-1}\right) \tag{11}
\end{equation*}
$$

### 2.2.3 에러의 정정

이제 식 (10), (11)율 통해 구해진 에러위치와 에러 크기를 구헤 앞의 식 $(5-2)$ 에 의하여 에러를 구하고 식 (5-1)에 의해 이를 정정한다.

## 3. 제안퀄 RS-디코우더외 아키랙쳐

본 논문에서 구현한 RS 쿄우드는 $(31,25,3)$ 으로 최대 에러정정심볼이 3 ( 15 비트)이며, 코우드울은 $25 / 31=0.806$ 이다. 여기에서 생성다항식은 식 (1)의 오프셋항 $\mathrm{j}_{0}=1$, 에러정정능력 $\mathrm{t}=3$ 을 대입해 얻어진다. 한편, 각자의 심불 들은 다음과 같은 primitive 다항식에 의해서 생성된다.

$$
\begin{equation*}
p(x)=x^{5}+x^{2}+1 \tag{12}
\end{equation*}
$$

여기서 $\mathrm{p}(\mathrm{x})$ 는 $G F\left(2^{5}\right)$ 상에 있다. 디쿄우딩 알고리즘 으로는 시간영역에서의 연산방법을 사용하였으며, 에 러위치 다항식은 BMA에 의한 fast-iteration 방법을 사융하였다. 졔안된 RS 디코우더의 아키덱쳐는 다음 그림과 같이 3 단 파이프라인을 사용하였다.

(그림 1) 3단 파이프라인 아키텍쳐

## 3.1 신드롬 연산회로의 구현

본 논문예서는 6 개의 신드톰을 동시에 계산해서 연 산속도를 올리는데 주안점을 두어서 설계하였다. 기본 적인 구조는 문헌[2-ch.6]와 같으나, 이때 나눗셈 연산 시 Galois field에서의 곱셈결과를 미리 계산된 값을 입 력한 ROM을 사용하여 뺀른 시스템 클록에서도 동작 할수 있도록 하였다. 이는 Galois field의 연산을 위해 곱셈기, 나눗셈기 둥을 구현하기보다는 곱셈 또는 나 눗셈의 결과가 같은 field안의 한 element가 되는 것을 이용하여 ROM table로 구현한 것으로, 뺀른 클럭속도 에 적합하며, 펼요한 ROM 의 크기도 4 Kbytes 로 비교 적 작다. 이의 회로의 단순화측면에서는 논리회로방식 보다, 속도면에서는 cellular-array 방식보다 장점이 있 게 된다. 이제 다음 (그립 2)는 29번재 블록을 나타내 며 이러한 뷸륵이 30 개 연졀되어 있는 구조이다.


## (그림 2) 신드폼연산의 병렬연산

3.2 애러위치다항식 및 에러의 근과 크기 계산희로의 구현

에러위치다항식은 BMA 방식으로 구하였다. 에러위 치 다항식의 근은 $G F\left(2^{5}\right)$ 을 순환하는 카운터로 심볼 생성기를 설계하여 Chein search 유닛에 적용시켰으며 이를 퉁혜서 신드콤연산블록의 시스템 클록수와 같이 맞추며 파이프라인 구조를 가능하도록 하였으며, (그림 3)에 이를 나타내었다.

애러크기 계산회로는 Forney 알고리즘을 사용하여 구현하였으며, 5비트 어드례스와 5비트 워드를 가지는 ROM 으로 나누기 연산을 단순화하여 조합회로만으로 구현하였다.

(그림 3) Chein search를 옹용한 에러위치다항식의 근 연산

## 3.3 애러정정회로의 구현

버퍼에 저장되어 있던 전송된 다항식을 출력시킴과 동시에 에러가 발생한 위치애 계산된 예러의 크기를 $\bmod -2$ 덧셈을 하여 정정하도록 구현하였다. 파이프라 인으로 인하여 버퍼의 수는 전송뒨 다항식의 두배인 62 개가 되며, 이 부분도 카운터를 통한 제어신호발생 으로 구현이 가능하도록 하였다.

제안뒨 RS-디쿄우더의 전체적인 하드웨어 아키택처 를 다음 (그림 4)에 보였다.

(그림 4) RS-디코우더의 히드예어 아키톅쳐

## 4. 시믈례이선 및 결가 겁토

제안된 구조의 전채적인 RS 디쿄우더를 우선 Microsoft 사의 Visual C++을 사용하어 겅중히였도 RS 디코우 더의 하드왜어는 VHDL로 설계화였는데, 이의 로직합 성과 검중믄 Mentor Graphics Inc.의 Quick HDL과 Autologic을 풍해서 수행하였으며, 동사의 default library 를 사용하였다. 설계는 상위단계에서 신트뽐연산블록, 에러위치 및 크기연산 블록, 에러정정불록, 버퍼레지스 터 블록으로 나누고, 각각의 블록을 다시 여러개의 하위

단계로 나눈 다음, 최하위 component들을 behavioral과 RTL로 코우딩한 후, 상위 래벨에서 하위 component들 을 불러들여 structural로 코우당하였다. 이틀 퉁한 로 직합성결과를 (그림 5)에 나타내었으며, 이는 (그림 4) 와 대응되어 버퍼, 예러정정연산, 에러정정의 블록부위 로 이루어졌다.

(그림 5) 제안된 RS 디코우더의 VHOL 열 이용힌 로직함성 결과

이제, 에러정정을 확인하기 위하여 주어진 영상에 노이즈에러률 주어 이를 디코우더를 통하여 정정되는 과정을 Visual $\mathrm{C}++$ 로 시뮬레이션하였다. 이때 영상에 들어간 에러는 Visual $\mathrm{C}++5.0$ 에서 제공되는 rand 함 수를 통해서 발생시켰으며, 결과적으로 RS 디코우딩울 통하여 주어진 에러가 정상적으로 복원이 됨을 확인할 수 있었다. C 언어로 일단 확인을 한 후, 이를 졔안된 아키택쳐를 갖는 RS 디코우더를 통하여 VHDL을 이 용하여 시뮬레이션한 결과를 다음 (그림 6)에 보였으 며 이때 시스템클록은 $40 \mathrm{~ns}(25 \mathrm{Mhz})$ 로 수행하였다.

(a) 에러가 들어간 이미지

(b) 제안된 RS 디코우더로부터 복원된 이미지

Lenna의 영상에서 BER의 값은 (복호전: 0.0457, 복 호후: 0.0007 )으로 얻어졌다. 한편 영상결과에 의하면, 전반적으로 예러정정이 이루어졌으나, 부분적으로 에 러정정이 안 된 부분이 있는데 이것은 한 코우드에 3 심볼보다 많은 수의 에러가 들어있을 경우이며 이것은 interleaving을 함으로뻐 해결될수 있으리라 본다.

다음으로 이률 이용하여 SBF(sub-band filtering)를 이용한 웨이블릿 영상처리에 적용하여 에러정정 신호 처리를 C 언어로 시률레이션하였다. 이의 결과를 다음 그림에 보였으며, 이는 각각 ( $(\mathrm{a})$ 원영상, ( b )웨이블릿변환 과 에러합성영상, (c)웨이블릿 복원영상(에러정정 생략), (d)웨이블릿 복원영상(에러정정 수햄))을 나타낸다.

(a) 윈영상
(b) 웨이블릿변환과 에러합성영상 (c) 복원영상(에러정정 생략) (d) 복원영상(에러정정 수행)
(그림 7) SBF․ㅠㅠㅠ 이용한 영상신호처리에서의 예러청정 수행 결과의 비교

이를 통하여 SBF 에도 정상적으로 정정이 됨을 확인하 였다. 이때 BER 은 (복호전: 0.9226 , 전체 ECC 복호 후: 0.8278 )로 얻어졌는데 이의 미홉함은 데이티 처리 시 truncation 에러에 기인합으로 발생하였다. SBF 의 경우, 향후 이는 밴드별로 가변적인 코우드(쏘스 및 채 널)의 분배와 이에 따른 보다 효울적인 정정이 가능하 리라 본다[20].

본 시뮬례이션에서 파이프라인을 통한 쓰루풋의 중 가를 $180 \times 1258$ 비트 gray scale 영상을 처리하는데 걸 리는 시간을 퉁해서 분석해 보면 3 배정도의 쓰루풋울 중가시켰다. 다음, 표 1 은 기 문헌에서 설계한 RS 디

코더를 본 논문에서 제안한 RS 디코더와 비교한 것이 다. 참고문헌 [18]에서의 sequential한 구조를 이응핸을 때 보다 파이프라인 구조률 이용혔을 ㅍ, V/O 데이터율 이 증가했다.

〈표 1〉기존에 제안된 방법과의 비교

|  | 제안된 아케텨쳐 | 문헌[17] | 문혀[18] |
| :---: | :---: | :---: | :---: |
| I/O Data rate | $15.6 \mathrm{M} \mathrm{Byte} / \mathrm{s}$ <br> $(124 \mathrm{Mbps})$ | $23 \mathrm{M} \mathrm{Byte} / \mathrm{s}$ <br> $(184 \mathrm{Mbps})$ | $5 \mathrm{M} \mathrm{Byte} / \mathrm{s}$ <br> $(80 \mathrm{Mbps})$ |
| structure | 3 -stage <br> Pipeline | 3,4 -stage <br> Pipeline | Sequential |
| Syndrome <br> generator | parallel | parallel | Sequential |
| Eror locator <br> Search <br> 알고리즘Berlekamp- <br> Massey <br> 알고리즘 | Euclid's <br> 알고리즘 | Euctid's <br> 알고리즘 |  |

## 5. 견 론

본 논문은 BMA 방식을 이용한 $(31,25) \mathrm{RS}$ 디코우 더의 아키텍쳐를 제안하고 이를 Visual C ++ 과 VHDL 을 퉁한 시뮬레이션으로 검중하였다.

졔안된 RS 디코우더의 하드웨어 설계시 3 단 퐈이프 라인을 사용함으로써 쓰루풋을 중가시켰다. 다량의 연 산량이 요구되는 신드롬연산회로는 동시에 모든 신드 롬을 발생시키는 병렬구조의 ROM을 사용하여 구현하 였고, 에러연산에서는 BMA 를 이용한 에러위치다항식 회로를 구현하였으며 이때 에러 위치, 크기 계산회로 는 ROM을 이용하여 Chien search, Forney 알고리즘 을 적용하여 구현하였다.

본 논문에서 제안한 RS 디코우더는 25 Mhz 의시스템클 록에서 124 Mbps 로 동작하므로써 지상파 디지털 HDTV 에서 요구되는 20 Mbps 이상의 디코우딩 데이타율올 만 족시켰다. 또한, RAM률 사용하지 않고, Galois field에 서의 ALUㄹㄹㄹ 사용하는 대신 ROM을 사용합으로써, 데 이터패스를 단순화시켰으므로, 례이아웃시 칩면적이 작아질 것이 예상된다. 아울러 비교적 낮은 코우드비 트를 이용하여 주어진 영상에 대하여 정상적인 에러정 정을 확인할수 있었다.
향후 이는 SBF 쏘스코우딤과 연계하여 가변적인 설 계를 하여 이동비디오 장비와 같이 크기가 작고 연집 에러에 강한 에러정정 코덱이 필요한 곳예의 옹용이 기대된다. 실제 HDTV 둥에 옹용되기 위해서는 더욱 높은 코우드율과 에러정정율을 가지는 코우드에도 적

합하도록, 향후 아키텩처의 개선어 필요하며, RS 코우 드와 컨별루션코우드를 졀합시킨 concatenated 코우드 에의 연구도 기대된다.

## 참 고 문 헌

[1] G. C. Clark, J. B. Cain, 'Error-correction coding for digital communications,' ch.5, Plenum press 1981.
[2] Richard E. Blahut, 'Theory and Practice of Error Control Codes,' Addison-Wesley, 1984.
[3] M. Rhee, 'Error Correcting Coding Theory,' MH, 1989.
[4] R. E. Blahut, "A universal Reed-Solomon decoder," IBM J. R\&D, Vol.28, No.2, pp.150-158, March 1984
[5] H. M. Shao, I. S. Reed, "On the VLSI design of a pipeline R-S decodes using systolic arrays," IEEE T-Comp. Vol.37, No.10, pp.1273-1280, Oct. 1988.
[6] Y. Jeong, W. Burleson, "High-level estimation of high-performance architectures for $\mathrm{R}-\mathrm{S}$ decoding, 1995 IEEE, pp.720-723.
[7] Berlekamp, 'Algebraic coding theory,' MH. NY, 1968.
[8] Y. Sugiyamo et al., "A method for solving equation for decoding Goppa codes," IEEE T-Cont., Vol.27, pp.87-99. 1975.
[9] L. Welch, R. Scholtz, "Continued fraction and Berlekamp's algorithm," IEEE T-IT, Vol.25, 25, pp.19-27, Jan. 1979.
[10] I. S. Reed et al., "VLSI design of inverse-free BMA," IEE proc., Vol.138, No.5, pp.295-298, Sept. 1991.
[11] H. Chang, C. B. Shung, "A $(208,192,8)$ R-S decoder for DVD applications," IEEE Int. Conf. Comm., Vol.2, pp.967-960, 1998.
[12] Y. R. Shayan et al., "A versatile time-domain Reed-Solomon decoder," IEEE J. Selec. in Areas Comm., Vol.8, No.8, pp.1535-1542, Oct. 1990.
[13] S. Choomchuay et al., "Time-domain algorithms amd architectures and architectures for R-S decoding," Proc.-1, Inst. Electron. Eng., Vol.140, pp.189-196, June 1993.
[14] J. M. Hsu et al., "An area-efficient pipelined VLSI architecture for decoding $R-S$ codes based on a time-domain algorithm," IEEE T-CAS-VT, Vol.7, No.6, pp.864-871, Dec. 1997.
[15] J. Kim et al., "A high-speed RS decoder using BMA for DVD/CD," IEEE conf. proc., Vol.2, pp.1430-1434, 1998.
[16] S. R. Whitaker et al., "Reed Solomon VLSI Codec for Advanced Television," IEEE T-CAS-VT, Vol.1, No.2, pp.230-236, June 1991.
[17] M. Lee et al., "A High Speed Reed-Solomon Decoder," Proc. VLSI Sig proc. Vol.8, pp.362-367, 1995.
[18] Y. Park, S. Park, "Reed Solomon VLSI Codec for HDTV," Asic Center Goldstar Central Research Lab., 1994.
[19] 이 주태, 이 숭우, 조 중휘, "하드웨어 공유 극대화에 의한 RS decoder의 VLSI 설계," 전자공학회지, Vol.86, No.3, pp.8-16, 1993.
[20] R. Stedman, H. Gharavi et al., "Transmission of subband-coded images via mobile channels," IEEE T-CASVT, Vol.3, No.1, pp.15-26, Feb., 1993.


## 송 늑 운

e-mail : snukeh@wow.hongik.ac.kr 1975년 서울대학교 전자궁학과 졸업 (학사)
1986년 Univ. Texas Austin(PhD)
1986년~1989년 금성반도체 근무 1989년 홍익대 전자공학과 부교수 관심분야: VLSI시스템 자동화 설계


[^0]:    $\dagger$ 정 희 원 : 형익대학교 대학원 전자공학과
    $\dagger$ 정 희 원: 훙익대학교 전자공학과 교수
    논문접수 : 1999년 8월 19일, 심사완료: 1999년 12웝 9일

